Motorola DSP56305 User Manual page 15

24-bit digital signal processor
Table of Contents

Advertisement

8.4.5
SCI Exceptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8-29
8.5
GPIO SIGNALS AND REGISTERS . . . . . . . . . . . . . . . . . . . . . 8-29
8.5.1
Port E Control Register (PCRE) . . . . . . . . . . . . . . . . . . . . . 8-29
8.5.2
Port E Direction Register (PRRE) . . . . . . . . . . . . . . . . . . . . 8-30
8.5.3
Port E Data Register (PDRE) . . . . . . . . . . . . . . . . . . . . . . . 8-31
SECTION
9
9.1
INTRODUCTION TO THE TIMER/EVENT COUNTER . . . . . . . 9-3
9.2
TIMER/EVENT COUNTER ARCHITECTURE . . . . . . . . . . . . . . 9-3
9.2.1
Timer/Event Counter Block Diagram . . . . . . . . . . . . . . . . . . . 9-4
9.2.2
Timer/Event Counter Programming Model . . . . . . . . . . . . . . 9-4
9.2.3
Prescaler Counter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-5
9.2.4
Timer Prescaler Load Register (TPLR) . . . . . . . . . . . . . . . . . 9-5
9.2.4.1
Prescaler Preload Value PL[20:0] - TPLR Bits 20-0 . . . . 9-6
9.2.4.2
Prescaler Source PS[1:0] - TPLR Bits 22-21 . . . . . . . . . 9-6
9.2.4.3
Reserved Bit - TPLR Bit 23. . . . . . . . . . . . . . . . . . . . . . . 9-6
9.2.5
Timer Prescaler Count Register (TPCR) . . . . . . . . . . . . . . . . 9-7
9.2.5.1
Prescaler Counter Value PC[20:0] - TPCR Bits 20-0 . . . 9-7
9.2.5.2
Reserved Bits - TPCR Bits 23-21 . . . . . . . . . . . . . . . . . . 9-7
9.3
TIMER ARCHITECTURE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-7
9.3.1
Timer Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-9
9.3.2
Timer Programming Model . . . . . . . . . . . . . . . . . . . . . . . . . . 9-9
9.3.3
Timer Control/Status Register (TCSR) . . . . . . . . . . . . . . . . 9-10
9.3.3.1
Timer Enable (TE) - TCSR Bit 0 . . . . . . . . . . . . . . . . . . 9-11
9.3.3.2
Timer Overflow Interrupt Enable
(TOIE) - TCSR Bit 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-11
9.3.3.3
Timer Compare Interrupt Enable
(TCIE) - TCSR Bit 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . 9-11
9.3.3.4
Timer Control (TC[3:0]) - TCSR Bits 4-7. . . . . . . . . . . . 9-11
9.3.3.5
Inverter (INV) - TCSR Bit 8 . . . . . . . . . . . . . . . . . . . . . . 9-13
9.3.3.6
Timer Reload Mode (TRM) - TCSR Bit 9 . . . . . . . . . . . 9-14
9.3.3.7
Direction (DIR) - TCSR Bit 11 . . . . . . . . . . . . . . . . . . . . 9-15
9.3.3.8
Data Input (DI) - TCSR Bit 12 . . . . . . . . . . . . . . . . . . . . 9-15
9.3.3.9
Data Output (DO) - TCSR Bit 13 . . . . . . . . . . . . . . . . . 9-15
9.3.3.10
Prescaler Clock Enable (PCE) - TCSR Bit 15 . . . . . . . 9-16
9.3.3.11
Timer Overflow Flag (TOF) - TCSR Bit 20 . . . . . . . . . . 9-16
MOTOROLA
TIMER/EVENT COUNTER. . . . . . . . . . . . . . . . . . . . . . 9-1
DSP56305 User's Manual
xiii

Advertisement

Table of Contents
loading

Table of Contents