Motorola DSP56309 User Manual page 8

24-bit digital signal processor
Table of Contents

Advertisement

SECTION
4
4.1
INTRODUCTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3
4.2
OPERATING MODES . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-3
4.3
BOOTSTRAP PROGRAM. . . . . . . . . . . . . . . . . . . . . . . . . . . 4-4
4.3.1
Mode 0: Expanded Mode. . . . . . . . . . . . . . . . . . . . . . . . . . 4-6
4.3.2
Modes 1 to 7: Reserved. . . . . . . . . . . . . . . . . . . . . . . . . . . 4-6
4.3.3
Mode 8: Expanded Mode. . . . . . . . . . . . . . . . . . . . . . . . . . 4-6
4.3.4
Mode 9: Boot from Byte-Wide External Memory . . . . . . . . 4-7
4.3.5
Mode A: Boot from SCI . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-7
4.3.6
Mode B: Reserved . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-7
4.3.7
Modes C, D, E, F: Boot from HI08 . . . . . . . . . . . . . . . . . . . 4-8
4.3.7.1
Mode C: In ISA/DSP5630X Mode (8-Bit Bus) . . . . . . . 4-8
4.3.7.2
Mode D: In HC11 Non-multiplexed Mode . . . . . . . . . . 4-8
4.3.7.3
Mode E: In 8051 Multiplexed Bus Mode . . . . . . . . . . . 4-9
4.3.7.4
Mode F: In 68302/68360 Bus Mode . . . . . . . . . . . . . . . 4-9
4.4
INTERRUPT SOURCES AND PRIORITIES . . . . . . . . . . . . . 4-9
4.4.1
Interrupt Sources . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4-9
4.4.2
Interrupt Priority Levels . . . . . . . . . . . . . . . . . . . . . . . . . . 4-12
4.4.3
Interrupt Source Priorities Within an IPL . . . . . . . . . . . . . 4-14
4.5
DMA REQUEST SOURCES . . . . . . . . . . . . . . . . . . . . . . . . 4-16
4.6
OPERATING MODE REGISTER (OMR) . . . . . . . . . . . . . . . 4-17
4.7
PLL CONTROL REGISTER . . . . . . . . . . . . . . . . . . . . . . . . . 4-18
4.7.1
PCTL PLL Multiplication Factor Bits 0Ð11 . . . . . . . . . . . . 4-18
4.7.2
PCTL XTAL Disable Bit (XTLD) Bit 16. . . . . . . . . . . . . . . 4-18
4.7.3
PCTL Predivider Factor Bits (PD0ÐPD3) Bits 20Ð23. . . . 4-18
4.8
DEVICE IDENTIFICATION REGISTER (IDR) . . . . . . . . . . . 4-18
4.9
AA CONTROL REGISTERS (AAR0ÐAAR3) . . . . . . . . . . . . 4-19
4.10
JTAG BOUNDARY SCAN REGISTER (BSR) . . . . . . . . . . . 4-20
SECTION
5
5.1
INTRODUCTION . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-3
5.2
PROGRAMMING MODEL . . . . . . . . . . . . . . . . . . . . . . . . . . . 5-3
5.2.1
Port B Signals and Registers. . . . . . . . . . . . . . . . . . . . . . . 5-3
5.2.2
Port C Signals and Registers. . . . . . . . . . . . . . . . . . . . . . . 5-3
5.2.3
Port D Signals and Registers. . . . . . . . . . . . . . . . . . . . . . . 5-4
5.2.4
Port E Signals and Registers. . . . . . . . . . . . . . . . . . . . . . . 5-4
MOTOROLA
CORE CONFIGURATION . . . . . . . . . . . . . . . . . . . . 4-1
GENERAL-PURPOSE I/O . . . . . . . . . . . . . . . . . . . . 5-1
DSP56309UM/D
v

Advertisement

Table of Contents
loading

Table of Contents