Figures
1-1
2-1
2-2
3-1
3-2
Main Memory Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3-3
3-4
3-5
Interrupt Logic . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3-6
3-7
3-8
4-1
5-1
5-2
5-3
Memory Remapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A-3
21164 Address Space Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A-4
21164 and DMA Read and Write Transactions. . . . . . . . . . . . . . . . . . . . . . . . . . .
System Address Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A-6
21174 CSR Space . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Byte/Word PCI Space . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A-9
A-10
A-11
PCI Memory Sparse-Space Address Generation - Region 3 . . . . . . . . . . . . . . . .
A-12
A-13
A-14
A-15
PCI Bus Hierarchy . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A-23
mem_cs_l Decode Area . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
A-24
mem_cs_l Logic . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
vii
1-2
2-2
2-4
3-2
3-3
3-5
3-8
3-12
3-16
3-17
3-19
4-4
5-3
5-4
5-5
A-8
A-9
A-12
A-21
A-22
A-22
A-25
A-25
A-27
A-27
A-46
A-47