Sony HXC-100 Service Manual page 109

Hd color camera
Hide thumbs Also See for HXC-100:
Table of Contents

Advertisement

004
DAYTONA-MAIN-DDR
EDDR_BA1
1
2
DDR_BA1
EDDR_BA0
RB502
3
4
DDR_BA0
22
DDR_CAS
5
6
DDR_MEM_CAS
ADDR[3]
7
8
DDR_A[3]
ADDR[11]
1
2
DDR_A[11]
ADDR[12]
RB503
3
4
DDR_A[12]
22
ADDR[7]
5
6
DDR_A[7]
ADDR[8]
7
8
DDR_A[8]
ADDR[4]
1
2
DDR_A[4]
RB504
ADDR[9]
3
4
DDR_A[9]
22
@500mA
ADDR[6]
5
6
DDR_A[6]
ADDR[10]
7
8
DDR_A[10]
1
2
ADDR[5]
DDR_A[5]
RB505
3
4
ADDR[2]
DDR_A[2]
22
5
6
ADDR[0]
DDR_A[0]
7
8
DDR_RAS
DDR_MEM_RAS
DDR_BA1
ADDR[1]
1
2
DDR_A[1]
DDR_BA0
DDR_WE
RB506
3
4
DDR_MEM_WE
DDR_A[12]
22
DDR_CS
5
6
DDR_MEM_CS
DDR_A[11]
DDR_CKE
7
8
MEM_CKE
DDR_A[10]
DDR_A[9]
DDR_A[8]
DDR_A[7]
DDR_A[6]
DDR_A[5]
DDR_A[4]
DDR_A[3]
DDR_A[2]
DDR_A[1]
DDR_A[0]
DDR_MEM_CS
DDR_MEM_WE
DDR_MEM_CAS
R502
22
DDR_0_DM[3]
M0_DM[3]
DDR_MEM_RAS
DDR_0_DM[2]
M0_DM[2]
M0_DM[3]
R503
22
DDR_0_DM[1]
M0_DM[1]
M0_DM[2]
R510
22
DDR_0_DM[0]
M0_DM[0]
M0_DM[1]
R511
22
DDR_0_DQS[3]
M0_DQS[3]
M0_DM[0]
R512
22
DDR_0_DQS[2]
M0_DQS[2]
M0_DQS[3]
R513
22
DDR_0_DQS[1]
M0_DQS[1]
M0_DQS[2]
R514
22
DDR_0_DQS[0]
M0_DQS[0]
M0_DQS[1]
M0_DQS[0]
MEM_CKE
R500
22
DDR_CLK
R501
22
DDR_CLK
HXC-100/V2 (J, E)
A
B
C501
C502
C503
C504
C505
C506
C507
+1.8V-5
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
GND
C508
1uF
C500
GND
10uF
GND
H9
A2
M0_DQ[31]
BA1
DQ31
H8
B3
M0_DQ[30]
BA0
DQ30
H3
B2
M0_DQ[29]
A12
DQ29
H2
C3
M0_DQ[28]
A11
DQ28
J7
C2
M0_DQ[27]
A10
DQ27
H1
D3
M0_DQ[26]
A9
DQ26
J3
D2
M0_DQ[25]
A8
DQ25
J2
E3
M0_DQ[24]
A7
DQ24
J1
E7
M0_DQ[23]
A6
DQ23
K3
D8
M0_DQ[22]
A5
DQ22
IC500
K1
D7
MT46H16M32LFCM-6IT:B
M0_DQ[21]
A4
DQ21
K9
C8
M0_DQ[20]
A3
DQ20
K7
C7
M0_DQ[19]
A2
DQ19
J9
B8
M0_DQ[18]
A1
DQ18
J8
B7
M0_DQ[17]
A0
DQ17
A8
M0_DQ[16]
DQ16
H7
R2
M0_DQ[15]
CS
DQ15
G7
P3
M0_DQ[14]
WE
DQ14
G8
P2
M0_DQ[13]
CAS
DQ13
G9
N3
M0_DQ[12]
RAS
DQ12
F2
N2
M0_DQ[11]
DM3
DQ11
F8
M3
M0_DQ[10]
DM2
DQ10
K2
M2
M0_DQ[9]
DM1
DQ9
K8
L3
M0_DQ[8]
DM0
DQ8
E2
L7
M0_DQ[7]
DQS3
DQ7
E8
M8
M0_DQ[6]
DQS2
DQ6
L2
M7
M0_DQ[5]
DQS1
DQ5
L8
N8
M0_DQ[4]
DQS0
DQ4
G1
N7
M0_DQ[3]
CKE
DQ3
G2
P8
M0_DQ[2]
CK
DQ2
G3
P7
M0_DQ[1]
CK
DQ1
R8
M0_DQ[0]
DQ0
F3
NC1
F7
NC2
GND
C
CD-61 (5/12)
CD-61 (5/12)
+1.8V-5
C510
C511
0.1uF
0.1uF
@500mA
C509
10uF
GND
DDR_BA1
H9
BA1
H8
DDR_BA0
BA0
H3
DDR_A[12]
A12
H2
DDR_A[11]
A11
J7
DDR_A[10]
A10
H1
DDR_A[9]
A9
J3
DDR_A[8]
A8
J2
DDR_A[7]
A7
J1
DDR_A[6]
A6
K3
DDR_A[5]
A5
K1
DDR_A[4]
A4
K9
DDR_A[3]
A3
K7
DDR_A[2]
A2
J9
DDR_A[1]
A1
DDR_A[0]
J8
A0
H7
DDR_MEM_CS
CS
G7
DDR_MEM_WE
WE
G8
DDR_MEM_CAS
CAS
R515
22
G9
DDR_1_DM[3]
M1_DM[3]
DDR_MEM_RAS
RAS
F2
DDR_1_DM[2]
M1_DM[2]
M1_DM[3]
DM3
R516
22
F8
DDR_1_DM[1]
M1_DM[1]
M1_DM[2]
DM2
K2
DDR_1_DM[0]
M1_DM[0]
M1_DM[1]
DM1
R517
22
K8
DDR_1_DQS[3]
M1_DQS[3]
M1_DM[0]
DM0
R518
22
E2
DDR_1_DQS[2]
M1_DQS[2]
M1_DQS[3]
DQS3
R519
22
E8
DDR_1_DQS[1]
M1_DQS[1]
M1_DQS[2]
DQS2
R520
22
L2
DDR_1_DQS[0]
M1_DQS[0]
M1_DQS[1]
DQS1
L8
M1_DQS[0]
DQS0
G1
MEM_CKE
CKE
G2
CK
G3
CK
F3
NC1
F7
NC2
3-9
3-9
D
E
C512
C513
C514
C515
C516
0.1uF
0.1uF
0.1uF
0.1uF
0.1uF
GND
C517
1uF
GND
A2
M1_DQ[31]
DQ31
B3
M1_DQ[30]
DQ30
B2
M1_DQ[29]
DQ29
C3
M1_DQ[28]
DQ28
C2
M1_DQ[27]
DQ27
D3
M1_DQ[26]
DQ26
D2
M1_DQ[25]
DQ25
E3
M1_DQ[24]
DQ24
E7
M1_DQ[23]
DQ23
D8
M1_DQ[22]
DQ22
IC501
D7
MT46H16M32LFCM-6IT:B
M1_DQ[21]
DQ21
C8
M1_DQ[20]
DQ20
C7
M1_DQ[19]
DQ19
B8
M1_DQ[18]
DQ18
B7
M1_DQ[17]
DQ17
A8
M1_DQ[16]
DQ16
R2
M1_DQ[15]
DQ15
P3
M1_DQ[14]
DQ14
P2
M1_DQ[13]
DQ13
N3
M1_DQ[12]
DQ12
N2
M1_DQ[11]
DQ11
M3
M1_DQ[10]
DQ10
M2
M1_DQ[9]
DQ9
L3
M1_DQ[8]
DQ8
L7
M1_DQ[7]
DQ7
M8
M1_DQ[6]
DQ6
M7
M1_DQ[5]
DQ5
N8
M1_DQ[4]
DQ4
N7
M1_DQ[3]
DQ3
P8
M1_DQ[2]
DQ2
P7
M1_DQ[1]
DQ1
R8
M1_DQ[0]
DQ0
GND
F
G
1
2
3
4
5
CD-61 (5/12)
BOARD NO. 1-879-612-11
HSC-300_CD-61_011_5
H

Advertisement

Table of Contents
loading

Table of Contents