(15)
BUS 64
(64M: 1M × 32b × 2) × 2 *
AMX 5
64M, column-addr-8bit
SH7750 Series Address Pins
RAS Cycle
A15
A23
A14
A22
A13
A21
A12
A20
A11
A19
A10
A18
A9
A17
A8
A16
A7
A15
A6
A14
A5
A13
A4
A12
A3
A11
A2
Not used
A1
Not used
A0
Not used
Synchronous DRAM
Address Pins
CAS Cycle
A23
A12
0
A11
H/L
A10
0
A9
0
A8
A10
A7
A9
A6
A8
A5
A7
A4
A6
A3
A5
A2
A4
A1
A3
A0
16MB
BANK selects bank address
Address precharge setting
Address
Rev. 6.0, 07/02, page 969 of 986
Function