Motorola 56F8346 User Manual page 54

Evaluation module
Table of Contents

Advertisement

A
128Kx16-bit Program Memory (CS0)
A0
A1
A2
4
A3
A4
A5
A6
A7
A8
A9
+3.3V
A10
A11
A12
A13
R43
A14
10K
A15
PB0
JG5
/RD
/PS
/WR
1
/ECS0
3
2
R25
1K
2
1
A
Figure A-3. Program [Word] (CS0) & Data [Byte] (CS1/CS2) SRAM Memory
B
U2
5
7
D0
A0
DQ1
4
8
D1
A1
DQ2
3
9
D2
A2
DQ3
2
10
D3
A3
DQ4
1
13
D4
A4
DQ5
44
14
D5
A5
DQ6
43
15
A6
DQ7
D6
42
16
A7
DQ8
D7
27
29
A8
DQ9
D8
26
30
A9
DQ10
D9
25
31
A10
DQ11
D10
24
32
A11
DQ12
D11
21
35
A12
DQ13
D12
20
36
A13
DQ14
D13
19
37
D14
A14
DQ15
18
38
D15
A15
DQ16
A16
22
A16
11
+3.3V
VDD
41
33
OE
VDD
17
WE
6
CE
39
12
LB
VSS
40
34
UB
VSS
GS72116TP-10
R26
1K
CS0 ENABLE JUMPER
/ECS1
OPTION
JG5
SRAM ENABLE
1-2
/ECS2
SRAM DISABLE
NC
Title
PROGRAM [WORD] (CS0) and DATA [BYTE] (CS1/CS2) SRAM MEMORY
Document
Size
Number
A
Date:
Tuesday, February 04, 2003
B
C
D
128Kx16-bit Data Memory (CS1/CS2)
A0
5
A1
4
A2
3
A3
2
A4
1
A5
44
A6
43
A7
42
A8
27
A9
26
A10
25
A11
24
A12
21
A13
20
A14
19
A15
18
PB0
22
/RD
41
/WR
17
JG6
6
/ECS1
39
/DS
1
2
/ECS2
40
PD0
3
4
R27
1K
+3.3V
CS1/CS2 ENABLE JUMPER
R44
OPTION
SRAM WORD ENABLE
10K
SRAM UPPER BYTE ENABLE
R45
SRAM LOWER BYTE ENABLE
10K
SRAM DISABLE
DSP Standard Products Division
DSP56F836EVM.DSN
Designer:
DSPD Design
C
D
E
U3
D0
7
A0
DQ1
D1
8
A1
DQ2
D2
9
A2
DQ3
D3
10
A3
DQ4
D4
13
A4
DQ5
D5
14
A5
DQ6
D6
15
A6
DQ7
D7
16
A7
DQ8
D8
29
A8
DQ9
D9
30
A9
DQ10
D10
31
A10
DQ11
D11
32
A11
DQ12
D12
35
A12
DQ13
D13
36
A13
DQ14
D14
37
A14
DQ15
D15
38
A15
DQ16
A16
11
+3.3V
VDD
33
OE
VDD
WE
CE
12
LB
VSS
34
UB
VSS
GS72116TP-10
JG6
1-2
3-4
NC
3-4
1-2
NC
NC
NC
2100 East Elliot Road
Tempe, Arizona 85284
(480) 413-5090
FAX: (480) 413-2510
Rev.
1.0
Sheet
of
3
14
E
4
3
2
1

Advertisement

Table of Contents
loading

Table of Contents