Download Print this page

Philips DVDR3455H Service Manual page 36

Hide thumbs Also See for DVDR3455H:

Advertisement

36
DVDR3455
8.2 Painel Frontal (Painel - Display + Teclado)
8.2.1 Geral
O painel consiste das seguintes partes:
• Driver de Controle FIP
• Frontend (Áudio e Vídeo)
• VFD Gerador de tensão de aquecimento
8.2.2 Driver de Controle FIP (IC 7105: UPD16316GB)
O núcleo do Display Frontal + Teclado é o Driver de Controle FIP,
isto liga uma fonte 5V e é responsável pelas seguintes funções:
• Interagir com o chip Domino no Painel Digital
• Avaliação da matriz teclado dentro do Painel Frontal
• Decodifi car os comandos do controle remoto do receptor de
infra vermelho
• Ativação e controle do display
• Ativação do Wake-Up Temporizador
Segue duas frequências de pulsos de disparo:
• 5MHz para operações normais
• 32.768KHz para tempo real no relógio
8.2.3 Interface com Domino chip
Este comunica-se com o Domino Host no painel digital via inter-
face serial sincronizada 6-fi os. O Host é sempre o mestre para
gerar a comunicação clock com o Driver de Controle FIP sem se
relacionar com a direção da transferência de dados.
8.2.4. Avaliação da matriz do teclado
A tecla matriz é usada no painel frontal. O slave μP faz o esca-
neamento da tecla com FIP9 - FIP24 (pino 23-26 e 29-40) como
saída e KEY_A-KEY_C (pino 41-43) como entrada. Cada tecla é
atribuída a um código de tecla baseado nas portas de entrada e
saída, e o Driver de Controle FIP irá avaliar pelo código da tecla.
8.2.5. Receptor IR e avaliação de sinal.
O receptor IR no painel frontal contém um amplifi cador seletiva-
mente controlado assim como um fotodiodo. O fotodiodo trans-
forma a recepção da transmissão de infra vermelho para pulsos
elétricos, os quais são amplifi cados e demodulados. Na saída do
receptor IR, uma sequência de pulso com o nível TTL, que corres-
ponde a curva envelope do comando IF do controle remoto pode
ser medido. Esta sequência de pulso é alimentada no Driver de
Controle FIP para processos posteriores via pino 13.
8.2.6. Display Florescente a vácuo [1203: HUV-08SS65T]
O VFS é totalmente controlado e dirigido pelo Driver de Controle
FIP.
8.2.7. VFD Gerador de tensão de aquecimento
O circuito oscilador fornecido pela [5100, 2101, 2102 & 7100]
fornece o transistor do sinal da onda do seno [7101, 7102 & 7103]
para gerar 50% duty-cycle 48Khz AC formas de ondas para o
fi lamento do VFD.
8.2.8. Ativação do temporizador Wake-up
Durante o modo Standby, o Driver de Contole FIP fornece um
serviço de despertador (POWER_CTL-linhas mudam para alto),
então o Domino Host (no painel digital) inicia e pede pela razão do
Wake-up.
8.3. Painel Analógico
8.3.1. Geral
A PCBA consiste das seguintes partes:
• Controle de ventilação
• Tuner frontend
• Áudio ADC/DAC
8.3.2. Tuner Frontend [1100 : TMQZ2]
O painel analógico suporta 2 possíveis unidades de Tuner Fron-
tend chamadas:
• 1101 - PAL BG, DK e I Broadcast System
• 1100 - NTSC-M Broadcast System
Contém uma entrada RF para conexão com antena e saída RF
que fornece um RF loop through para conexão com TV.
O Frontend (Tuner e IF-demodulador) são controlados por 12C
(SCL_5V- e SDA_5V-) linhas providas pelo Domino Host no painel
digital.
O processamento de vídeo completo é feito nesta unidade e a
saída de vídeo (CVBS) é feita do pino [VIDEO_OUT] via transis-
tor pino 13 como CVBS_TV-line para o circuito de vídeo I/O. O
componente de áudio-IF SIF1 são feitos do pino [SIF_OUT] pino
10 por demodulação pelo processador Multi-sound (MSP).
Demodulador de áudio
A demodulação de áudio é feita pelo MSP3425 [7304], que
também é totalmente controlado via barramento 12C pelo Domino
Host. Os sinais de áudio são disponíveis no pino 30 e pino 31
e alimentados como AIA_R_MSP & AIA_L_MSP line para o áudio
I/O para processamentos posteriores.

Advertisement

loading