Philips 4010W Series Service Manual page 88

Chassis tpm15.3he la
Table of Contents

Advertisement

Circuit Diagrams and PWB Layouts
10-7-9
DRAM Interface
DRAM Interface
B09
U401A
RDQ0
C1
RDQ0
RDQ1
H3
RDQ1
RDQ2
D3
RDQ2
RDQ3
H2
C2
RDQ3
RDQ4
RDQ4
RDQ5
J1
B1
RDQ5
RDQ6
RDQ6
RDQ7
J2
RDQ7
RDQ8
J4
RDQ8
F5
RDQ9
RDQ9
RDQ10
H4
E4
RDQ10
RDQ11
RDQ11
RDQ12
H5
RDQ12
RDQ13
G3
RDQ13
RDQ14
J3
RDQ14
RDQ15
G4
A14
RDQ15
RDQ16
RDQ16
RDQ17
B9
B14
RDQ17
RDQ18
RDQ18
RDQ19
A9
RDQ19
RDQ20
B15
RDQ20
C8
RDQ21
RDQ21
RDQ22
C14
C9
RDQ22
RDQ23
RDQ23
RDQ24
D10
RDQ24
RDQ25
F14
RDQ25
RDQ26
E10
RDQ26
RDQ27
E14
D13
RDQ27
RDQ28
RDQ28
RDQ29
F13
E12
RDQ29
RDQ30
RDQ30
RDQ31
E13
RDQ31
RDQS0
D2
D1
RDQS0
RDQS0#
RDQS0#
RDQS1
F1
RDQS1
RDQS1#
F2
RDQS1#
A13
RDQS2
RDQS2
RDQS2#
B13
RDQS2#
RDQS3
A11
B11
RDQS3
RDQS3#
RDQS3#
RDQM0
G2
RDQM0
RDQM1
G5
B10
RDQM1
RDQM2
RDQM2
RDQM3
C13
RDQM3
AVDD33_MEMPLL
C10
AVDD33_MEMPLL
G10
AVSS33_MEMPLL
AVSS33_MEMPLL
RVREF0
E3
RVREF
MT5580PUEI
DDRV
C4218
NC/100NF 16V
R4162
1Kohm 1/16W +/-1%
RVREF0
C4159
100NF 16V
R4155
1Kohm 1/16W +/-1%
CAPs for DRAM IO Power
DDRV
C4183
C4171
C4185
10UF 10V
100NF 16V
100NF 16V
DDRV
C4178
C4179
C4180
10UF 6.3V 20%
100NF 16V
100NF 16V
TPM15.3HE LA
10.
DDR3#1-256Mx16-1600MHz
D4
RA0
RA0
D8
RA1
RA1
C5
RA2
RA2
B6
RA3
RA3
E7
RA4
RA4
C4
RA5
RA5
D6
RA6
RA6
B5
RA7
RA7
C7
RA8
RA8
A6
RA9
RA9
F9
RA10
RDQ0
RA10
D5
RA11
RDQ1
RA11
E6
RA12
RDQ2
RA12
C6
RA13
RDQ3
RA13
D7
RA14
RDQ4
RA14
RDQ5
RDQ6
B7
RBA0
RDQ7
RBA0
D9
RBA1
RDQ8
RBA1
A7
RBA2
RDQ9
RBA2
RDQ10
E2
RCLK0
RDQ11
RCLK0
E1
RCLK0#
RDQ12
RCLK0#
RDQ13
B12
RCLK1
RDQ14
RCLK1
A12
RCLK1#
RDQ15
RCLK1#
B3
RCS#
RCS#
A3
RCSX#
RDQS1
RCSX#
RDQS1#
E9
RCKE
RDQS0
RCKE
C3
RWE#
RDQS0#
RWE#
B2
RCAS#
RDQM1
RCAS#
A2
RRAS#
RDQM0
RRAS#
A5
DDR3_RST#
DDR3_RST#
1_DDR3_RST#
A1
RODT
RODT
ZQ1
G11
MEMTP
G12
MEMTN
R4167
DDRV
240 OHM +-5% 1/16W
DDRV
J5
DDRV
K7
DDRV
K6
DDRV
K5
DDRV
K4
DDRV
K3
DDRV
K2
DDRV
K1
DDRV
H7
DDRV
FB4251
AVDD3V3
RVREF2
1
2
AVDD33_MEMPLL
120R
C4188
100NF 16V
RVREF
DDRV
C4186
C4182
C4184
22UF 16V
100NF 16V
100NF 16V
CAPs for DRAM IO Power
DDRV
C4181
C4189
C4197
100NF 16V
100NF 16V
100NF 16V
+
C4160
100UF 16V
Damping and Termination for CLK
CAPs for DRAM IO Power
DDRV
RCLK0
CLK0
R4152
+
100R 1/16W 5%
C4190
100UF 16V
RCLK0#
CLK0#
RCLK1
CLK1
R4156
100R 1/16W 5%
RCLK1#
CLK1#
EN 88
DDR3#2-256Mx16-1600MHz
DDR#1
U402
E3
N3
1_RA0
RDQ16
F7
DQL0
A0
P7
1_RA1
RDQ17
DQL1
A1
F2
P3
1_RA2
RDQ18
DQL2
A2
F8
N2
1_RA3
RDQ19
DQL3
A3
H3
P8
1_RA4
RDQ20
H3
DQL4
A4
H8
P2
1_RA5
RDQ21
H8
G2
DQL5
A5
R8
G2
1_RA6
RDQ22
DQL6
A6
H7
R2
1_RA7
RDQ23
H7
D7
DQL7
A7
T8
D7
1_RA8
RDQ24
DQU0
A8
C3
R3
1_RA9
RDQ25
C3
DQU1
A9
C8
L7
1_RA10
RDQ26
C8
DQU2
A10/AP
C2
R7
C2
1_RA11
RDQ27
DQU3
A11
A7
N7
1_RA12
RDQ28
A2
DQU4
A12
T3
1_RA13
RDQ29
DQU5
NC
B8
RDQ30
DQU6
A3
J1
RDQ31
DQU7
NC_0
J9
NC_1
L1
C7
NC_2
L9
C7
RDQS3
UDQS
NC_3
B7
M7
RDQS3#
F3
UDQS#
NC_4
T7
1_RA14
RDQS2
LDQS
NC_6
G3
RDQS2#
G3
LDQS#
D3
M2
1_RBA0
RDQM3
D3
UDM
BA0
E7
N8
1_RBA1
RDQM2
LDM
BA1
M3
1_RBA2
BA2
J7
CLK0
CK
T2
K7
CLK0#
2_DDR3_RST#
RESET#
CK#
L2
CS#
CS#
L8
K3
1_RCAS#
ZQ2
ZQ
CAS#
K1
1_RODT
ODT
J3
1_RRAS#
RAS#
L3
1_RWE#
WE#
K9
1_RCKE
R4168
CKE
240 OHM +-5% 1/16W
DDRV
A1
B1
VDDQ_0
VSSQ_0
A8
B9
C1
VDDQ_1
VSSQ_1
D1
C1
VDDQ_2
VSSQ_2
C9
D8
C9
VDDQ_3
VSSQ_3
D2
E2
D2
VDDQ_4
VSSQ_4
E9
E8
VDDQ_5
VSSQ_5
F1
F9
H2
VDDQ_6
VSSQ_6
G1
H2
VDDQ_7
VSSQ_7
H9
G9
H9
VDDQ_8
VSSQ_8
B2
A9
VDD_0
VSS_0
D9
B3
D9
VDD_1
VSS_1
G7
E1
G7
VDD_2
VSS_2
K2
G8
K8
VDD_3
VSS_3
J2
VDD_4
VSS_4
N1
J8
N1
VDD_5
VSS_5
N9
M1
N9
VDD_6
VSS_6
R9
M9
R9
VDD_8
VSS_7
R1
P1
R1
VDD_7
VSS_8
P9
VSS_9
T1
VSS_10
T9
VSS_11
H1
M8
RVREF3
RVREF4
H1
VREFDQ
VREFCA
K4B4G1646B-HCK0
RVREF
DDRV
DDRV
C4219
C4220
C4221
NC/100NF 16V
NC/100NF 16V
NC/100NF 16V
RVREF2
RVREF3
RVREF4
C4155
C4158
C4157
100NF 16V
100NF 16V
100NF 16V
C4161
C4162
C4163
C4164
C4191
C4193
C4172
C4173
10UF 10V
100NF 16V
100NF 16V
22UF 16V
100NF 16V
100NF 16V
22UF 16V
100NF 16V
C4166
C4167
C4168
C4169
C4170
C4192
C4194
C4175
10UF 10V
22UF 16V
100NF 16V
100NF 16V
100NF 16V
100NF 16V
100NF 16V
22UF 16V
back to
2015-Otc-09
div.table
DDR#2
U403
E3
N3
2_RA0
F7
DQL0
A0
P7
2_RA1
1_RWE#
RWE#
DQL1
A1
F2
P3
2_RA2
1_RODT
RODT
DQL2
A2
F8
N2
2_RA3
1_RCAS#
RCAS#
DQL3
A3
P8
2_RA4
1_RRAS#
RRAS#
DQL4
A4
P2
2_RA5
DQL5
A5
R8
2_RA6
1_RA7
RA7
DQL6
A6
R2
2_RA7
1_RA2
RA2
DQL7
A7
T8
2_RA8
1_RA5
RA5
DQU0
A8
R3
2_RA9
1_RA0
RA0
DQU1
A9
L7
2_RA10
DQU2
A10/AP
R7
2_RA11
1_RA3
RA3
DQU3
A11
A7
N7
2_RA12
1_RA9
RA9
A2
DQU4
A12
T3
2_RA13
1_RA13
RA13
DQU5
NC
B8
1_DDR3_RST#
DDR3_RST#
DQU6
A3
J1
DQU7
NC_0
J9
1_RCKE
RCKE
NC_1
L1
1_RA10
RA10
NC_2
L9
1_RBA0
RBA0
UDQS
NC_3
B7
M7
1_RBA2
RBA2
F3
UDQS#
NC_4
T7
2_RA14
LDQS
NC_6
1_RA14
RA14
LDQS#
M2
2_RBA0
1_RA4
RA4
UDM
BA0
E7
N8
2_RBA1
1_RA1
RA1
LDM
BA1
M3
2_RBA2
1_RBA1
RBA1
BA2
J7
CLK1
CK
T2
K7
CLK1#
1_RA12
RA12
RESET#
CK#
L2
CSX#
1_RA11
RA11
CS#
L8
K3
2_RCAS#
1_RA6
RA6
ZQ
CAS#
K1
2_RODT
1_RA8
RA8
ODT
J3
2_RRAS#
RAS#
L3
2_RWE#
CS#
RCS#
WE#
K9
2_RCKE
CKE
2_RRAS#
RRAS#
A1
B1
2_RCAS#
RCAS#
VDDQ_0
VSSQ_0
A8
B9
2_RODT
RODT
VDDQ_1
VSSQ_1
D1
2_RWE#
RWE#
VDDQ_2
VSSQ_2
D8
VDDQ_3
VSSQ_3
E2
2_RA0
RA0
VDDQ_4
VSSQ_4
E9
E8
2_RA5
RA5
VDDQ_5
VSSQ_5
F1
F9
2_RA2
RA2
VDDQ_6
VSSQ_6
G1
2_RA7
RA7
VDDQ_7
VSSQ_7
G9
VDDQ_8
VSSQ_8
2_DDR3_RST#
DDR3_RST#
B2
A9
2_RA13
RA13
VDD_0
VSS_0
B3
2_RA9
RA9
VDD_1
VSS_1
E1
2_RA3
RA3
VDD_2
VSS_2
K2
G8
K8
VDD_3
VSS_3
J2
2_RBA1
RBA1
VDD_4
VSS_4
J8
2_RA1
RA1
VDD_5
VSS_5
M1
2_RA4
RA4
VDD_6
VSS_6
M9
2_RA14
RA14
VDD_8
VSS_7
P1
VDD_7
VSS_8
P9
2_RA8
RA8
VSS_9
T1
2_RA6
RA6
VSS_10
T9
2_RA11
RA11
VSS_11
2_RA12
RA12
2_RBA2
RBA2
M8
RVREF5
2_RBA0
RBA0
VREFDQ
VREFCA
2_RA10
RA10
2_RCKE
RCKE
K4B4G1646B-HCK0
CSX#
RCSX#
DDRV
C4222
NC/100NF 16V
RVREF5
C4156
100NF 16V
C4150
C4165
C4174
C4151
1UF 16V
100NF 16V
100NF 16V
22UF 16V
DDRV
DDRV
AVDD3V3
AVDD3V3
DVDD3V3
DVDD3V3
GND
DRAM Interface
B09
2
2,4,6,9,11,13
2,3,4,5,7,9,11,12,14,15
2,3,4,5,6,7,8,9,11,12,13,14,15
2014-12-09
715G6165
19820_516.eps

Hide quick links:

Advertisement

Table of Contents
loading

Table of Contents